侵權投訴

【ZYNQ Ultrascale+ MPSOC FPGA教程】第十一章RS232實驗

FPGA技術專欄 ? 2021-01-23 11:22 ? 次閱讀

原創聲明:

本原創教程由芯驛電子科技(上海)有限公司(ALINX)創作,版權歸本公司所有,如需轉載,需授權并注明出處。

適用于板卡型號:

AXU2CGA/AXU2CGB/AXU3EG/AXU4EV-E/AXU4EV-P/AXU5EV-E/AXU5EV-P/AXU9EG/AXU15EG

實驗Vivado工程為“rs232_test”。

本章采用AN3485模塊的RS232電路實現UART數據傳輸。

1.模塊介紹

AN3845模塊專門為工業現場應用設計的RS232/485/422通信模塊。它包含一路RS232接口,2路RS485和2路RS422通信接口。配合開發板實現RS232、485和422的數據遠程傳輸和通信。RS232、485和422接口分別采用MAX3232、MAX3485和MAX3490芯片作為電平轉換芯片。模塊留有一個40針的排母用于連接開發板,RS232接口為一個標準的DB9串口公座,通過串口線直接連接電腦或者其他設備;RS485和RS422接口采用接線端子跟外部連接,超遠距離傳輸可達上千米,另外RS485和RS422接口部分帶有正負15KV的ESD防護功能。

AN3845模塊實物照片如下:

pIYBAGAKLw2AXSHYAADXL8bqaFo978.jpgAN3845通信模塊正面圖

1.1模塊參數說明

以下為AN3485通信模塊的詳細參數:

RS232接口

    • 一路標準的DB9公座串行接口;

    • 使用MAX3232作為RS232和TTL電平的轉換;

    • 傳輸率高達120Kbps數據通訊速率

RS485接口

    • 兩路RS485接口,采用3線的接線端子;

    • 使用MAX3485作為RS485和TTL的電平轉換;

    • 工業級設計,抗干擾能力超強,同時采用有效的防雷設計;

    • 具有120歐匹配電阻,插上跳線帽即可使能匹配電阻,長距離傳輸時建議短接。

    • 支持多機通訊,允許接在最多128個設備的總線上

    • 傳輸率高達500Kbps數據通訊速率。

RS422接口

    • 兩路RS422接口,采用5線的接線端子;

    • 使用MAX3490作為RS422和TTL的電平轉換;

    • 工業級設計,抗干擾能力超強,同時采用有效的防雷設計;

    • 具有120歐匹配電阻,插上跳線帽即可使能匹配電阻,長距離傳輸時建議短接。

    • 支持多機通訊,允許接在最多128個設備的總線上

    • 傳輸率高達500Kbps數據通訊速率。

1.2模塊功能說明

AN3485模塊的RS232接口采用MAX3232芯片實現RS232和+3.3VTTL電平的轉換。TTL電平的串口接收和發送信號(RXD,TXD)連接到40針的連接器上跟外面的FPGA芯片或者ARM芯片實現串口通信。RS232串口通信的最高速度為120kbps,RS232接口的原理設計圖如下圖所示。

o4YBAGAKLw2ADRlwAABjlroJF84452.jpg

2.程序設計

本文所述的串口指異步串行通信,異步串行是指UART(UniversalAsynchronousReceiver/Transmitter),通用異步接收/發送。本實驗程序設計為每秒鐘向串口發送”HELLOALINX”,如果收到RXD接收的數據,再把接收的數據發送出去,實現回環的功能。

pIYBAGAKLw6ACXyiAABEwF1t9Rs042.jpg

2.1異步串口通信協議

消息幀從一個低位起始位開始,后面是7個或8個數據位,一個可用的奇偶位和一個或幾個高位停止位。接收器發現開始位時它就知道數據準備發送,并嘗試與發送器時鐘頻率同步。如果選擇了奇偶校驗,UART就在數據位后面加上奇偶位。奇偶位可用來幫助錯誤校驗。在接收過程中,UART從消息幀中去掉起始位和結束位,對進來的字節進行奇偶校驗,并將數據字節從串行轉換成并行。UART傳輸時序如下圖所示:

pIYBAGAKLw6AfaOkAACfK7PW-bI903.jpg

從波形上可以看出起始位是低電平,停止位和空閑位都是高電平,也就是說沒有數據傳輸時是高電平,利用這個特點我們可以準確接收數據,當一個下降沿事件發生時,我們認為將進行一次數據傳輸。

2.2波特率

常見的串口通信波特率有2400、9600、115200等,發送和接收波特率必須保持一致才能正確通信。波特率是指1秒最大傳輸的數據位數,包括起始位、數據位、校驗位、停止位。假如通信波特率設定為9600,那么一個數據位的時間長度是1/9600秒,本實驗中的波特率由50MHz時鐘產生。

2.3接收模塊設計

串口接收模塊uart_rx是個參數化可配置模塊,參數“CLK_FRE”定義接收模塊的系統時鐘頻率,單位是Mhz,參數“BAUD_RATE”是波特率。接收狀態機狀態轉換圖如下:

o4YBAGAKLw-ATB2PAAAhF6tccJI642.jpg

“S_IDLE”狀態為空閑狀態,上電后進入“S_IDLE”,如果信號“rx_pin”有下降沿,我們認為是串口的起始位,進入狀態“S_START”,等一個BIT時間起始位結束后進入數據位接收狀態“S_REC_BYTE”,本實驗中數據位設計是8位,接收完成以后進入“S_STOP”狀態,在“S_STOP”沒有等待一個BIT周期,只等待了半個BIT時間,這是因為如果等待了一個周期,有可能會錯過下一個數據的起始位判斷,最后進入“S_DATA”狀態,將接收到的數據送到其他模塊。在這個模塊我們提一點:為了滿足采樣定理,在接受數據時每個數據都在波特率計數器的時間中點進行采樣,以避免數據出錯的情況:

//receiveserialdatabitdataalways@(posedgeclkornegedgerst_n)beginif(rst_n==1'b0)rx_bits<=8'd0;
	elseif(state?==?S_REC_BYTE?&&?cycle_cnt?==?CYCLE/2-1)
		rx_bits[bit_cnt]<=?rx_pin;
	else
		rx_bits?<=?rx_bits;end

注意:本實驗沒有設計奇偶校驗位

信號名稱方向寬度(bit)說明
clkin1系統時鐘
rst_nin1異步復位,低電平復位
rx_dataout8接收到的串口數據(8位數據)
rx_data_validout1接收到的串口數據有效(高有效)
rx_data_readyin1表示用戶可以從接收模塊接收數據,當rx_data_ready和rx_data_valid都為高時數據送出
rx_pinin1串口接收數據輸入

串口接收模塊uart_rx端口

2.4發送模塊設計

發送模塊uart_tx設計和接收模塊相似,也是使用狀態機,狀態轉換圖如下:

pIYBAGAKLxCARGoEAAAUvLYchQQ417.jpg

上電后進入“S_IDLE”空閑狀態,如果有發送請求,進入發送起始位狀態“S_START”,起始位發送完成后進入發送數據位狀態“S_SEND_BYTE”,數據位發送完成后進入發送停止位狀態“S_STOP”,停止位發送完成后又進入空閑狀態。在數據發送模塊中,從頂層模塊寫入的數據直接傳遞給寄存器‘tx_reg’,并通過‘tx_reg’寄存器模擬串口傳輸協議在狀態機的條件轉換下進行數據傳送:

always@(posedgeclkornegedgerst_n)beginif(rst_n==1'b0)tx_reg<=1'b1;
	else
		case(state)
			S_IDLE,S_STOP:
				tx_reg?<=1'b1;
			S_START:
				tx_reg?<=1'b0;
			S_SEND_BYTE:
				tx_reg?<=?tx_data_latch[bit_cnt];
			default:
				tx_reg?<=1'b1;
		endcaseend
信號名稱方向寬度(bit)說明
clkin1系統時鐘
rst_nin1異步復位,低電平復位
tx_datain8要發送的串口數據(8位數據)
tx_data_validin1發送的串口數據有效(高有效)
tx_data_readyout1發送模塊已準備好發送數據,用戶可將tx_data_valid信號拉高發送數據給發送模塊。當tx_data_ready和tx_data_valid都為高時數據被發送
tx_pinout1串口發送數據發送

串口發送模塊uart_tx端口

2.5波特率的產生

在發送和接收模塊中,聲明了參數CYCLE,也就是UART一個周期的計數值,當然計數是在50MHz時鐘下進行的。用戶只要設定好CLK_FRE和BAUD_RATE這兩個參數即可。

o4YBAGAKLxCAY6EMAAA49bmk3wY012.jpg

測試程序

測試程序設計FPGA為1秒向串口發送一次“HELLOALINX\r\n”,不發送期間,如果接受到串口數據,直接把接收到的數據送到發送模塊再返回。“\r\n”,在這里和C語言中表示一致,都是回車換行。

測試程序分別例化了發送模塊和接收模塊,同時將參數傳遞進去,波特率設置為115200。

always@(posedgesys_clkornegedgerst_n)beginif(rst_n==1'b0)beginwait_cnt<=32'd0;
		tx_data?<=8'd0;
		state?<=?IDLE;
		tx_cnt?<=8'd0;
		tx_data_valid?<=1'b0;
	end
	else
	case(state)
		IDLE:
			state?<=?SEND;
		SEND:
		begin
			wait_cnt?<=32'd0;
			tx_data?<=?tx_str;

			if(tx_data_valid?==1'b1&&?tx_data_ready?==1'b1&&?tx_cnt?<8'd12)//Send?12?bytes?data			begin
				tx_cnt?<=?tx_cnt?+8'd1;//Send?data?counter			end
			elseif(tx_data_valid?&&?tx_data_ready)//last?byte?sent?is?complete			begin
				tx_cnt?<=8'd0;
				tx_data_valid?<=1'b0;
				state?<=?WAIT;
			end
			elseif(~tx_data_valid)
			begin
				tx_data_valid?<=1'b1;
			end
		end
		WAIT:
		begin
			wait_cnt?<=?wait_cnt?+32'd1;

			if(rx_data_valid?==1'b1)
			begin
				tx_data_valid?<=1'b1;
				tx_data?<=?rx_data;//?send?uart?received?data			end
			elseif(tx_data_valid?&&?tx_data_ready)
			begin
				tx_data_valid?<=1'b0;
			end
			elseif(wait_cnt?>=CLK_FRE*1000000)//waitfor1secondstate<=?SEND;
		end
		default:
			state?<=?IDLE;
	endcaseend//combinational?logic//Send?"HELLO?ALINX\r\n"always@(*)begin
	case(tx_cnt)
		8'd0:??tx_str?<="H";
		8'd1:??tx_str?<="E";
		8'd2:??tx_str?<="L";
		8'd3:??tx_str?<="L";
		8'd4:??tx_str?<="O";
		8'd5:??tx_str?<="?";
		8'd6:??tx_str?<="A";
		8'd7:??tx_str?<="L";
		8'd8:??tx_str?<="I";
		8'd9:??tx_str?<="N";
		8'd10:??tx_str?<="X";
		8'd11:??tx_str?<="\r";
		8'd12:??tx_str?<="\n";
		default:tx_str?<=8'd0;
	endcaseenduart_rx#(.CLK_FRE(CLK_FRE),.BAUD_RATE(115200))?uart_rx_inst(.clk????????????????????????(sys_clk??????????????????),.rst_n??????????????????????(rst_n????????????????????),.rx_data????????????????????(rx_data??????????????????),.rx_data_valid??????????????(rx_data_valid????????????),.rx_data_ready??????????????(rx_data_ready????????????),.rx_pin?????????????????????(uart_rx??????????????????));uart_tx#(.CLK_FRE(CLK_FRE),.BAUD_RATE(115200))?uart_tx_inst(.clk????????????????????????(sys_clk??????????????????),.rst_n??????????????????????(rst_n????????????????????),.tx_data????????????????????(tx_data??????????????????),.tx_data_valid??????????????(tx_data_valid????????????),.tx_data_ready??????????????(tx_data_ready????????????),.tx_pin?????????????????????(uart_tx??????????????????));

3.仿真

這里我們添加了一個串口接收的激勵程序vtf_uart_test.v文件,用來仿真uart串口接收。這里向串口模塊的uart_rx發送0xa3的數據,每位的數據按115200的波特率發送,1位起始位,8位數據位和1位停止位。

pIYBAGAKLxGAcJx2AABEfcyn7jU089.jpg

仿真的結果如下,當程序接收到8位數據的時候,rx_data_valid有效,rx_data[7:0]的數據位a3。

o4YBAGAKLxGAFWwYAABxasXgH9w061.jpg

實驗測試

將AN3485模塊插到J11擴展口上,這里使用了USB轉RS232/RS485/RS422的設備,由于很多電腦都沒有9針的串行接口,我們通過串口線與USB轉串口設備連接,再通過USB連接到電腦上。如果電腦有串口的話,可以直接連接串口。

pIYBAGAKLxKAcqieAAFj6w0Cavo945.jpg

在設備管理器中找到串口號”COM5”

o4YBAGAKLxKAB5FVAACY55p6AqQ865.jpg

打開串口調試,端口選擇“COM5”(根據自己情況選擇),波特率設置115200,檢驗位選None,數據位選8,停止位選1,然后點擊“打開串口”。此軟件在例程文件夾下。

pIYBAGAKLxOASl_xAABIfbKVwoY745.jpg

打開串口以后,每秒可收到“HELLOALINX”,在發送區輸入框輸入要發送的文字,點擊“手動發送”,可以看到接收到自己發送的字符

o4YBAGAKLxOAap3YAABOa13RnSw480.jpg

收藏 人收藏
分享:

評論

相關推薦

QuartusⅡ的簡介和使用Verilog設計的教程詳細說明

本教程介紹Quartus R:II CAD系統。它給出了一個典型的CAD流程的概述,用于設計使用FP....
發表于 01-25 16:30 ? 17次 閱讀
QuartusⅡ的簡介和使用Verilog設計的教程詳細說明

SignalTapⅡ的VHDL設計資料詳細說明

本教程介紹如何在Altera的Quartus R II軟件中使用SignalTap II功能。Sig....
發表于 01-25 16:29 ? 13次 閱讀
SignalTapⅡ的VHDL設計資料詳細說明

帶Verilog設計的SignalTapII資料詳細說明

本教程介紹如何在Altera的Quartus R II軟件中使用SignalTap II功能。Sig....
發表于 01-25 16:29 ? 9次 閱讀
帶Verilog設計的SignalTapII資料詳細說明

使用Verilog設計的Quartus-II仿真資料免費下載

Quartus II軟件包括一個模擬器,可用于模擬為Altera可編程邏輯器件實現而設計的電路的行為....
發表于 01-25 16:29 ? 10次 閱讀
使用Verilog設計的Quartus-II仿真資料免費下載

如何使用FPGA實現Bayer到RGB圖像格式轉換的設計

利用FPGA處理數據量大、處理速度快,結合CMOS圖像傳感器MT9M001和BayerCFA格式圖像....
發表于 01-25 16:04 ? 12次 閱讀
如何使用FPGA實現Bayer到RGB圖像格式轉換的設計

如何使用FPGA實現CCD掃描缺陷的檢測實時數據處理技術的論文說明

本文利用FPGA并行結構、運算速度快的特點實現了材料缺陷的實時檢測。搭建了以FPGA為核心的缺陷數據....
發表于 01-25 16:04 ? 12次 閱讀
如何使用FPGA實現CCD掃描缺陷的檢測實時數據處理技術的論文說明

如何使用FPGA實現3D頭盔顯示設備的研究論文

圖像顯示器是人類接受外部信息的重要手段之一。而立體顯示則能再現場景的三維信息,提供場景更為全面、詳實....
發表于 01-25 16:04 ? 13次 閱讀
如何使用FPGA實現3D頭盔顯示設備的研究論文

如何使用FPGA實現3D頭盔顯示設備的研究論文

圖像顯示器是人類接受外部信息的重要手段之一。而立體顯示則能再現場景的三維信息,提供場景更為全面、詳實....
發表于 01-25 16:04 ? 12次 閱讀
如何使用FPGA實現3D頭盔顯示設備的研究論文

如何使用DSP和FPGA技術實現細胞圖像采集系統的設計

細胞學研究領域中需要對大量細胞的生長情況進行長期的在線跟蹤、記錄和分析,針對細胞圖像采集和處理中的數....
發表于 01-25 16:04 ? 8次 閱讀
如何使用DSP和FPGA技術實現細胞圖像采集系統的設計

如何使用DSP和FPGA實現紅外圖像銳化算法的實現

為了改善紅外圖像的成像質量,根據紅外圖像的特點,提出了一種改進的拉普拉斯銳化算法——受限拉普拉斯銳化....
發表于 01-25 16:04 ? 12次 閱讀
如何使用DSP和FPGA實現紅外圖像銳化算法的實現

Altera FPGA CPLD設計高級篇的電子書免費下載

本書結合作者多年工作經驗,深入地討論了Altera FPGA/CPLD的設計和優化技巧。在討論FPG....
發表于 01-25 15:25 ? 12次 閱讀
Altera FPGA CPLD設計高級篇的電子書免費下載

FPGA開發全攻略工程師創新設計寶典基礎篇PDF電子書免費下載

FPGA 是英文Field Programmable Gate Array 的縮寫,即現場可編程門陣....
發表于 01-25 15:24 ? 13次 閱讀
FPGA開發全攻略工程師創新設計寶典基礎篇PDF電子書免費下載

FPGA開發全攻略工程師創新設計寶典技巧篇電子書免費下載

對于需要在PCB 板上使用大規模FPGA 器件的設計人員來說,I/O 引腳分配是必須面對的眾多挑戰之....
發表于 01-25 15:24 ? 15次 閱讀
FPGA開發全攻略工程師創新設計寶典技巧篇電子書免費下載

CPLD FPGA的快速入門學習教程免費下載

當今社會,隨著電子行業的發展,大規模集成電路的運用越來越普遍,用CPLD/FPGA來開發新產品是當前....
發表于 01-25 15:24 ? 11次 閱讀
CPLD FPGA的快速入門學習教程免費下載

Altera FPGA CPLD設計基礎篇的電子書免費下載

本書結合作者多年工作經驗,系統地介紹了FPGA/CPLD的基本設計方法。在介紹FPGA/CPLD概念....
發表于 01-25 15:24 ? 7次 閱讀
Altera FPGA CPLD設計基礎篇的電子書免費下載

如何在FPGA中實現SPI4.2接口

偏移和包重組是在FPGA中實現SPI一4.2接口的核心難點,在分析偏移和包重組原理的基礎E,給出基于....
發表于 01-25 14:51 ? 11次 閱讀
如何在FPGA中實現SPI4.2接口

使用FPGA實現無線局域網的OFDM基帶調帶的設計論文免費下載

針對802.1l無線局域網設計當中OFDM調制端基帶部分的成形,提出了FPGA的具體實現方法。在數據....
發表于 01-25 14:51 ? 9次 閱讀
使用FPGA實現無線局域網的OFDM基帶調帶的設計論文免費下載

使用FPGA實現全彩色OLED動態視頻顯示控制的詳細資料說明

在分析有機電致發光顯示器(OLED)顯示方法和灰度實現方式的基礎上提出了基于四分場的數字灰度方案。介....
發表于 01-25 14:51 ? 13次 閱讀
使用FPGA實現全彩色OLED動態視頻顯示控制的詳細資料說明

使用FPGA實現流水線結構的FFT處理器論文講解

針對高速實時信號處理的要求,介紹了用現場可編程邏輯陣列(FPGA)實現的一種流水線結構的FFT處理器....
發表于 01-25 14:51 ? 9次 閱讀
使用FPGA實現流水線結構的FFT處理器論文講解

使用FPGA實現視頻圖像縮放顯示的設計論文說明

對幾種常用的圖像縮放算法進行了比較,在權衡了算法復雜度、縮放效果和FPGA 邏輯資源等3大因素后,選....
發表于 01-25 14:51 ? 9次 閱讀
使用FPGA實現視頻圖像縮放顯示的設計論文說明

一個關于QSYS SDRAM的時序約束問題

請問調用QSYS SDRAM控制器出現這種時序問題的原因是什么? 像這種出現在IP核內部的問題不知道該怎么解決好, 是因為...
發表于 01-25 14:33 ? 17次 閱讀
一個關于QSYS SDRAM的時序約束問題

LTE物理上行共享信道中FFT算法分析與FPGA實現

快速傅里葉變換FFT作為數字信號處理的核心技術之一,使離散傅里葉變換的運算時間縮短了幾個數量級,并在....
發表于 01-25 14:27 ? 11次 閱讀
LTE物理上行共享信道中FFT算法分析與FPGA實現

AES算法中S—box和列混合單元的優化及FPGA實現的論文說明

由于AES算法的硬件實現較為復雜,在此提出一種優化算法中S—box和列混合單元的方法。其中S—box....
發表于 01-25 14:27 ? 11次 閱讀
AES算法中S—box和列混合單元的優化及FPGA實現的論文說明

CCD圖像的顏色插值算法研究及其FPGA實現的論文免費下載

論文研究了基于Bayer格式的CCD原始圖像的顏色插值算法,并將設計的改進算法應用到以FPGA為核心....
發表于 01-25 14:27 ? 7次 閱讀
CCD圖像的顏色插值算法研究及其FPGA實現的論文免費下載

BP神經網絡圖像壓縮算法乘累加單元的FPGA設計論文詳細說明

提出一種基于三層前饋BP神經網絡實現圖像壓縮算法的方案,該方案采用可重載IP核和VHDL代碼相結合的....
發表于 01-25 14:27 ? 5次 閱讀
BP神經網絡圖像壓縮算法乘累加單元的FPGA設計論文詳細說明

FPGA實現滑動平均濾波算法和LZW壓縮算法的論文資料說明

針對數據采集系統高速長時間的采樣和后端數據傳榆及存儲能力有限的問題,提出基于FPGA的數據壓縮解決方....
發表于 01-25 14:26 ? 9次 閱讀
FPGA實現滑動平均濾波算法和LZW壓縮算法的論文資料說明

基于FPGA的圖像裁剪電路的設計與實現

發表于 01-25 14:07 ? 0次 閱讀
基于FPGA的圖像裁剪電路的設計與實現

“芯”危機下汽車級芯片的尖峰時刻,高云AEC Q-100認證FPGA助力國內汽車市場

高云半導體從2018年開始部署汽車級芯片,芯片架構、模塊設計全流程采用汽車級芯片設計規范,汽車級晶圓....
發表于 01-25 11:33 ? 176次 閱讀
“芯”危機下汽車級芯片的尖峰時刻,高云AEC Q-100認證FPGA助力國內汽車市場

異構計算時代正在到來

英特爾,這位CPU領域的絕對王者開始頻頻與“軟件為先”和“XPU”等詞進行捆綁。同樣值得關注的是英特....
的頭像 我快閉嘴 發表于 01-25 11:15 ? 162次 閱讀
異構計算時代正在到來

機器人處理問題太慢?FPGA芯片實測速度超GPU 86倍

據 MITNews 報道,麻省理工學院計算科學和人工智能實驗室(CSAIL)的博士 Sabrina ....
的頭像 璟琰乀 發表于 01-25 10:28 ? 239次 閱讀
機器人處理問題太慢?FPGA芯片實測速度超GPU 86倍

功能仿真正確,但是板級調試沒有反應

實現急用固定脈沖實現led的控制,觸發信號如仿真結果中的clk和sda所示,已用示波器觀察過,功能仿真結果也如圖,代碼如下,求高人...
發表于 01-25 10:12 ? 20次 閱讀
功能仿真正確,但是板級調試沒有反應

MII/RMII/GMII/RGMII是什么看了就知道

基于FPGA千兆以太網的開發
發表于 01-25 08:00 ? 0次 閱讀
MII/RMII/GMII/RGMII是什么看了就知道

基于Verilog語言的實用FPGA設計的PDF電子書免費下載

《基于Verilog語言的實用FPGA設計》中,K.科夫曼結合其工作實踐,講解了利用Verilog進....
發表于 01-25 08:00 ? 9次 閱讀
基于Verilog語言的實用FPGA設計的PDF電子書免費下載

Virtex-4 FPGA的封裝與引腳規范的詳細說明

本節介紹0.80 mm和1.00 mm間距倒裝芯片細間距BGA封裝中Virtex-4設備的引腳。Vi....
發表于 01-25 08:00 ? 10次 閱讀
Virtex-4 FPGA的封裝與引腳規范的詳細說明

單片機/ARM/FPGA/嵌入式系統的特點

單片機的特點 ARM的特點 FPGA的特點 嵌入式系統的特點 ...
發表于 01-25 07:52 ? 0次 閱讀
單片機/ARM/FPGA/嵌入式系統的特點

Abaco Systems推出下一代FPGA板卡VP831 專為最惡劣環境運行設計

作為VP889的SOSA標準對齊變體,VP831以3U VPX尺寸提供了嵌入式FPGA計算解決方案,....
發表于 01-24 11:37 ? 295次 閱讀
Abaco Systems推出下一代FPGA板卡VP831 專為最惡劣環境運行設計

逆變器專用芯片&EG8025簡介

      該芯片采用CMOS工藝,內部的主要模塊為SPWM正弦發生器、死區時間控制電路、多路反饋及保護...
發表于 01-23 09:25 ? 101次 閱讀
逆變器專用芯片&EG8025簡介

VHDL語言的詳細講解學習課件免費下載

本文檔的主要內容詳細介紹的是VHDL語言的詳細講解學習課件免費下載包括了: ⅥHLD概述 VHLD的....
發表于 01-22 17:52 ? 34次 閱讀
VHDL語言的詳細講解學習課件免費下載

哪里可以找到 XILINX Virtex-5 FPGA的demo

我想設計一款系統板,在哪里可以找到demo呢
發表于 01-22 16:21 ? 95次 閱讀
哪里可以找到  XILINX   Virtex-5 FPGA的demo

使用FPGA設計實現FIR數字濾波器的詳細資料說明

為了研究不同結構的nR數字濾波器FPGA實現對數字多普勒接收機中n,GA器件資源消耗及其實現的濾波器....
發表于 01-22 16:12 ? 43次 閱讀
使用FPGA設計實現FIR數字濾波器的詳細資料說明

如何使用FPGA實現ECT圖像重建的算法

支持向量機(svM)在解決小樣本,非線性及高維模式識別問題等方面有許多優勢,但在處理大規模數據集時訓....
發表于 01-22 16:12 ? 36次 閱讀
如何使用FPGA實現ECT圖像重建的算法

使用FPGA實現DVI輸出圖像選區截取的詳細資料說明

介紹了數字視頻接口(DVI)解碼芯片Silll61的功能及其外圍配置、DDC通道及編輯EDID的方法....
發表于 01-22 16:12 ? 30次 閱讀
使用FPGA實現DVI輸出圖像選區截取的詳細資料說明

DLMS高速自適應濾波器的FPGA實現

在分析傳統自適應濾波算法的基礎上,針對自適應濾波器的硬件實現,采用一種適合FPGA實現的DLMS算法....
發表于 01-22 16:12 ? 27次 閱讀
DLMS高速自適應濾波器的FPGA實現

如何使用FPGA實現CORDIC算法在跟蹤環中的應用

主要介紹了坐標旋轉數字計算(CORDIC)算法在US,g,鑒別器中的應用,包括碼跟蹤環、鎖頻環和鎖相....
發表于 01-22 16:12 ? 24次 閱讀
如何使用FPGA實現CORDIC算法在跟蹤環中的應用

如何使用VHDL設計Altera的DE2板上SDRAM存儲器

本教程介紹如何將Altera的DE2開發和教育板上的SDRAM芯片與使用Altera SOPC Bu....
發表于 01-22 15:34 ? 36次 閱讀
如何使用VHDL設計Altera的DE2板上SDRAM存儲器

AlteraNiosⅡ軟處理器的詳細資料簡介

本教程介紹Altera的Nios R II處理器,這是一種可以在Altera FPGA設備上實例化的....
發表于 01-22 15:34 ? 45次 閱讀
AlteraNiosⅡ軟處理器的詳細資料簡介

使用FPGA實現機載全姿態指示儀圖形硬件填充的詳細資料說明

論述一種基于DSP和FPGA的機載圖形顯示系統,并提出一種新穎的基于FPGA的動態畫面的硬件填充方法....
發表于 01-22 15:08 ? 27次 閱讀
使用FPGA實現機載全姿態指示儀圖形硬件填充的詳細資料說明

使用FPGA實現800Mbps準循環LDPC碼譯碼器的詳細資料說明

本文提出了一種適用于準循環低密度校驗碼的低復雜度的高并行度譯碼器架構。通常準循環低密度校驗碼不適于設....
發表于 01-22 15:08 ? 29次 閱讀
使用FPGA實現800Mbps準循環LDPC碼譯碼器的詳細資料說明

使用FPGA實現MELP語音壓縮編碼器的詳細資料說明

基于CPU軟核模塊算法IP的方法對一個1.6Kb/s類MELP語音壓縮編碼算法進行了實現,并將整個語....
發表于 01-22 15:08 ? 25次 閱讀
使用FPGA實現MELP語音壓縮編碼器的詳細資料說明

使用FPGA實現RTEP實時事件處理器的方案詳細說明

閃電是中尺度,特別是中一Y尺度天氣系統研究的有力工具。閃電成像儀主要利用4種方法組合來實現閃電信號的....
發表于 01-22 15:08 ? 33次 閱讀
使用FPGA實現RTEP實時事件處理器的方案詳細說明

如何使用XScale和FPGA實現微小型飛行器控制系統的硬件設計

以微小型飛行器為控制對象,設計了一種基于Xscale+FPGA的雙芯片微小型數字控制系統.該系統用基....
發表于 01-22 15:08 ? 32次 閱讀
如何使用XScale和FPGA實現微小型飛行器控制系統的硬件設計

如何使用XScale和FPGA實現微小型飛行器控制系統的硬件設計

以微小型飛行器為控制對象,設計了一種基于Xscale+FPGA的雙芯片微小型數字控制系統.該系統用基....
發表于 01-22 15:08 ? 23次 閱讀
如何使用XScale和FPGA實現微小型飛行器控制系統的硬件設計

使用FPGA實現自適應卡爾曼濾波器的設計論文說明

在視頻圖像獲取過程中“由于噪聲對圖像序列的降質”需要設計實時噪聲濾波器。討論了視頻圖像的卡爾曼濾波問....
發表于 01-22 14:29 ? 70次 閱讀
使用FPGA實現自適應卡爾曼濾波器的設計論文說明

使用FPGA實現星載SAR實時成像系統的研究論文免費下載

對星載SAR實時成像處理的研究目前主要集中在實時成像運算器(SAR procesSor),而未見到實....
發表于 01-22 14:29 ? 18次 閱讀
使用FPGA實現星載SAR實時成像系統的研究論文免費下載

使用FPGA實現超寬帶無線通信跳時控制器的研究說明

 針對基于脈沖位置調制的超寬帶無線電發射系統中的跳時控制這一關鍵技術,提出了利用FPGA和可編程延時....
發表于 01-22 14:29 ? 30次 閱讀
使用FPGA實現超寬帶無線通信跳時控制器的研究說明

使用FPGA實現高速串行交換模塊的方法詳細說明

采用Xlinx公司的Virtex5系列FPGA設計了一個用于多種高速串行協議的數據交換模塊,并解決了....
發表于 01-22 14:29 ? 32次 閱讀
使用FPGA實現高速串行交換模塊的方法詳細說明

使用FPGA控制的高速圖像實時存儲的資料詳細說明

在高速圖像采集中.需要對采集的大量數據進行實時存儲。介紹了一種基于FPGA控制的高速圖像實時存儲系統....
發表于 01-22 14:29 ? 16次 閱讀
使用FPGA控制的高速圖像實時存儲的資料詳細說明

MM32F013x上實現UART單線半雙工的功能應用

本文將介紹在MM32F013x上實現UART單線半雙工的功能應用。 ...
發表于 01-22 07:42 ? 0次 閱讀
MM32F013x上實現UART單線半雙工的功能應用

如何調試Zynq UltraScale+ MPSoC VCU DDR控制器

如何調試 Zynq UltraScale+ MPSoC VCU DDR 控制器?
發表于 01-22 06:29 ? 0次 閱讀
如何調試Zynq UltraScale+ MPSoC VCU DDR控制器

UART靜默模式/配置流程/程序配置

在上一次的靈動微課堂中和大家分享過MM32F013x-UART 9bit通信實例,本次微課堂在此實例的基礎上實現UART多處理器通信...
發表于 01-22 06:13 ? 0次 閱讀
UART靜默模式/配置流程/程序配置

LT1134A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

和特點 ESD 保護等級超過 ±10kV(對于 LT1133A、LT1137A 和 LT1141A 為 ±15kV IEC-1000-4-2) 使用小的電容器:0.1μF、0.2μF 在停機 (SHUTDOWN) 模式中電源電流為 1μA 120kbaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kbaud 傳輸速率 (RL = 3k,CL = 1000pF) 與 CMOS 器件相似的低功率 簡易的 PC 布局:直通式架構 堅固型雙極性設計:絕對無閉鎖現象 當關閉或斷電時輸出呈高阻抗狀態 改進的保護能力:RS232 I/O 線路可被強制至 ±30V 而不致受損 輸出過壓不會強迫電流返回到電源中 可提供 SO 封裝和 SSOP 封裝 產品詳情 LT?1130A / LT1140A 系列 RS232 收發器采用了特殊的雙極型結構技術,可在故障情況超過針對 RS232 所規定的限值時保護驅動器和接收器免受損壞。驅動器輸出和接收器輸入可短接至 ±30V,并不會損壞器件或電源發生器。此外,RS232 I/O 引腳能安然承受多次 ±10kV ESD 沖擊。一個先進的驅動器輸出級在驅動重的容性負載時傳輸速率高達 250kbaud。電源電流通常為 12mA,這與 CMOS 器件不相上下。隸屬該系列的一些器件具有靈活的操作模式控制功能。DRIVER DISA...
發表于 02-22 13:26 ? 34次 閱讀
LT1134A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

LT1133A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

和特點 ESD 保護等級超過 ±10kV(對于 LT1133A、LT1137A 和 LT1141A 為 ±15kV IEC-1000-4-2) 使用小的電容器:0.1μF、0.2μF 在停機 (SHUTDOWN) 模式中電源電流為 1μA 120kbaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kbaud 傳輸速率 (RL = 3k,CL = 1000pF) 與 CMOS 器件相似的低功率 簡易的 PC 布局:直通式架構 堅固型雙極性設計:絕對無閉鎖現象 當關閉或斷電時輸出呈高阻抗狀態 改進的保護能力:RS232 I/O 線路可被強制至 ±30V 而不致受損 輸出過壓不會強迫電流返回到電源中 可提供 SO 封裝和 SSOP 封裝 產品詳情 LT?1130A / LT1140A 系列 RS232 收發器采用了特殊的雙極型結構技術,可在故障情況超過針對 RS232 所規定的限值時保護驅動器和接收器免受損壞。驅動器輸出和接收器輸入可短接至 ±30V,并不會損壞器件或電源發生器。此外,RS232 I/O 引腳能安然承受多次 ±10kV ESD 沖擊。一個先進的驅動器輸出級在驅動重的容性負載時傳輸速率高達 250kbaud。電源電流通常為 12mA,這與 CMOS 器件不相上下。隸屬該系列的一些器件具有靈活的操作模式控制功能。DRIVER DISA...
發表于 02-22 13:26 ? 121次 閱讀
LT1133A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

LT1132A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

和特點 ESD 保護等級超過 ±10kV(對于 LT1133A、LT1137A 和 LT1141A 為 ±15kV IEC-1000-4-2) 使用小的電容器:0.1μF、0.2μF 在停機 (SHUTDOWN) 模式中電源電流為 1μA 120kbaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kbaud 傳輸速率 (RL = 3k,CL = 1000pF) 與 CMOS 器件相似的低功率 簡易的 PC 布局:直通式架構 堅固型雙極性設計:絕對無閉鎖現象 當關閉或斷電時輸出呈高阻抗狀態 改進的保護能力:RS232 I/O 線路可被強制至 ±30V 而不致受損 輸出過壓不會強迫電流返回到電源中 可提供 SO 封裝和 SSOP 封裝 產品詳情 LT?1130A / LT1140A 系列 RS232 收發器采用了特殊的雙極型結構技術,可在故障情況超過針對 RS232 所規定的限值時保護驅動器和接收器免受損壞。驅動器輸出和接收器輸入可短接至 ±30V,并不會損壞器件或電源發生器。此外,RS232 I/O 引腳能安然承受多次 ±10kV ESD 沖擊。一個先進的驅動器輸出級在驅動重的容性負載時傳輸速率高達 250kbaud。電源電流通常為 12mA,這與 CMOS 器件不相上下。隸屬該系列的一些器件具有靈活的操作模式控制功能。DRIVER DISA...
發表于 02-22 13:26 ? 68次 閱讀
LT1132A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

LTC1337 5V、低功率、RS232、3 驅動器 / 5 接收器收發器

和特點 低電源電流:300μA ESD 保護等級:高于 ±10kV 在停機模式中的電源電流為 1μA 采用單 5V 電源供電工作 使用小的電容器:0.1μF 運行至 120k Baud 當電源關斷時三態輸出為高阻抗 輸出過壓不會強制電流返回至電源中 可強制 RS232 I/O 線路至 ±25V 而不造成損壞 引腳與 LT?1137A 和 LT1237 相兼容 直通式架構???? 產品詳情 LTC?1337 是一款具有非常低電源電流的 3 驅動器 / 5 接收器 RS232 收發器。在無負載的情況下,電源電流僅為 300μA。充電泵只需要 4 個 0.1μF 電容器,并能提供高達 12mA 的額外電流以為外部電路供電。在停機模式中,電源電流進一步減小至 1μA。在停機模式中和電源關斷時,所有的 RS232 輸出均呈高阻抗狀態。LTC1337 完全符合所有的數據速率和過壓 RS232 規范。該收發器能夠在具有一個 1000pF//3kΩ 負載的情況下運行至高達 120k Baud。驅動器輸出和接收器輸入均可被強制至 ±25V,并不會導致損壞,而且能安然承受多次 ±10kV ESD 沖擊。應用 筆記本電腦 掌上型電腦?? 方框圖...
發表于 02-22 13:26 ? 22次 閱讀
LTC1337 5V、低功率、RS232、3 驅動器 / 5 接收器收發器

LT1131A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

和特點 ESD 保護等級超過 ±10kV(對于 LT1133A、LT1137A 和 LT1141A 為 ±15kV IEC-1000-4-2) 使用小的電容器:0.1μF、0.2μF 在停機 (SHUTDOWN) 模式中電源電流為 1μA 120kBaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kBaud 傳輸速率 (RL = 3k,CL = 1000pF) 與 CMOS 器件相似的低功率 簡易的 PC 布局:直通式架構 堅固型雙極性設計:絕對無閉鎖現象 當關閉或斷電時輸出呈高阻抗狀態 改進的保護能力:RS232 I/O 線路可被強制至 ±30V 而不致受損 輸出過壓不會強迫電流返回到電源中 可提供 SO 封裝和 SSOP 封裝 產品詳情 LT?1130A / LT1140A 系列 RS232 收發器采用了特殊的雙極型結構技術,可在故障情況超過針對 RS232 所規定的限值時保護驅動器和接收器免受損壞。驅動器輸出和接收器輸入可短接至 ±30V,并不會損壞器件或電源發生器。此外,RS232 I/O 引腳能安然承受多次 ±10kV ESD 沖擊。一個先進的驅動器輸出級在驅動重的容性負載時傳輸速率高達 250kbaud。電源電流通常為 12mA,這與 CMOS 器件不相上下。隸屬該系列的一些器件具有靈活的操作模式控制功能。DRIVER DIS...
發表于 02-22 13:26 ? 60次 閱讀
LT1131A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

LTC1349 在停機模式中 2 個接收器處于運行狀態的 5V、低功率、RS232、3 驅動器 / 5 接收器收發器

和特點 低電源電流:300μA 在停機模式中 2 個接收器處于保活狀態 ESD 保護等級超過 ±10kV 采用單 5V 電源供電工作 使用小的電容器:0.1μF 運行至 120k Baud 當電源關斷時三態輸出為高阻抗 輸出過壓不會強制電流返回至電源中 可強制 RS232 I/O 線路至 ±25V 而不造成損壞 引腳與 LT1137A 和 LT1237 相兼容 直通式架構????? 產品詳情 LTC?1349 是一款具有非常低電源電流的 3 驅動器 / 5 接收器 RS232 收發器。在無負載的情況下,電源電流僅為 300μA。充電泵只需要 4 個 0.1μF 電容器。在停機模式中,2 個接收器處于保活狀態,電源電流為 35μA。在停機模式中和電源關斷時,所有的 RS232 輸出均呈高阻抗狀態。LTC1349 完全符合所有的數據速率和過壓 RS232 規范。該收發器能夠在具有一個 2500pF、3kΩ 負載的情況下運行至高達 120k baud。驅動器輸出和接收器輸入均可被強制至 ±25V,并不會導致損壞,而且能安然承受多次 ±10kV ESD 沖擊。應用 筆記本電腦 掌上型電腦?? 方框圖...
發表于 02-22 13:26 ? 28次 閱讀
LTC1349 在停機模式中 2 個接收器處于運行狀態的 5V、低功率、RS232、3 驅動器 / 5 接收器收發器

LT1138A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

和特點 ESD 保護等級超過 ±10kV(對于 LT1133A、LT1137A 和 LT1141A 為 ±15kV IEC-1000-4-2) 使用小的電容器:0.1μF、0.2μF 在停機 (SHUTDOWN) 模式中電源電流為 1μA 120kbaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kbaud 傳輸速率 (RL = 3k,CL = 1000pF) 與 CMOS 器件相似的低功率 簡易的 PC 布局:直通式架構 堅固型雙極性設計:絕對無閉鎖現象 當關閉或斷電時輸出呈高阻抗狀態 改進的保護能力:RS232 I/O 線路可被強制至 ±30V 而不致受損 輸出過壓不會強迫電流返回到電源中 可提供 SO 封裝和 SSOP 封裝 產品詳情 LT?1130A / LT1140A 系列 RS232 收發器采用了特殊的雙極型結構技術,可在故障情況超過針對 RS232 所規定的限值時保護驅動器和接收器免受損壞。驅動器輸出和接收器輸入可短接至 ±30V,并不會損壞器件或電源發生器。此外,RS232 I/O 引腳能安然承受多次 ±10kV ESD 沖擊。一個先進的驅動器輸出級在驅動重的容性負載時傳輸速率高達 250kbaud。電源電流通常為 12mA,這與 CMOS 器件不相上下。隸屬該系列的一些器件具有靈活的操作模式控制功能。DRIVER DISA...
發表于 02-22 13:26 ? 58次 閱讀
LT1138A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

LT1381 具 0.1μF 電容器的低功率 5V RS232 雙通道驅動器 / 接收器

和特點 ESD 保護等級超過 ±10kV 低成本 使用小的電容器:0.1μF 與 CMOS 器件相似的低功率:40mW 采用單 5V 電源工作 120kBaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kBaud 傳輸速率 (RL = 3k,CL = 1000pF) 堅固型雙極性設計 當斷電時輸出呈高阻抗狀態 絕對無閉鎖現象 可提供窄體 SO 封裝 產品詳情 LT?1381 是一款雙通道 RS232 驅動器 / 接收器對,其具有集成化充電泵,以依靠單 5V 電源產生 RS232 電壓電平。該電路采用堅固型雙極性設計,以提供同類競爭 CMOS 設計無可比擬的操作故障耐受力和 ESD 保護水平。此電路僅采用 0.1μF 外部電容器,消耗功率僅為 40mW,其傳輸速率可達 120kbaud,甚至在驅動重的容性負載時也不例外。芯片上的新型 ESD 結構使得 LT1381 能夠安然承受多次 ±10kV ESD 沖擊,從而免除了在 RS232 線路引腳上增設昂貴 TransZorbs? 的需要。驅動器輸出得到了過載保護,并可短路至地或高達 ±25V 而不受損壞。在電源關閉的情況下,驅動器和接收器輸出處于高阻抗狀態,從而實現了線路共享。應用 便攜式計算機 電池供電型系統 電源發生器 終端 調制解調器 方框圖...
發表于 02-22 13:26 ? 50次 閱讀
LT1381 具 0.1μF 電容器的低功率 5V RS232 雙通道驅動器 / 接收器

LT1330 具 3V 邏輯接口并有一個接收器在停機模式中處于運行狀態的 5V RS232 收發器

和特點 3V 邏輯接口 ESD 防護至 ±10kV 采用小的電容器:0.1μF、0.2μF、1.0μF 一個低功率接收器在停機模式中保持運行狀態 引腳與 LT1137A 和 LT1237 兼容 120kBaud 操作 (對于 RL = 3k,CL = 2500pF) 250kBaud 操作 (對于 RL = 3k,CL = 1000pF) 可與 CMOS 型器件相比的低功率:30mW 簡易型 PC 布局 —— 直通式架構 堅固型雙極設計 輸出在器件關斷或斷電時呈一種高阻抗狀態 絕對無閉鎖 停機模式中的電源電流為 60μA 采用 SO 和 SSOP 封裝 產品詳情 LT?1330 是一款內含 3 個驅動器和 5 個接收器的 RS232 收發器,具有低電源電流。LT1330 專為與新型 3V 邏輯器件相連接而設計,從一個 5V 電源和一個 3V 邏輯電源獲取工作電壓。可以將該芯片關斷至微功率操作模式,此時只有一個接收器處于運行狀態,用于監視 RS232 輸入 (例如:檢測來自一個調制解調器的振鈴)。 LT1330 完全符合所有的 EIA RS232 規格。此外,RS232 線路輸入和輸出引腳還能夠安全承受多個 ±10kV ESD 沖擊。這免除了在用于 RS232 器件的線路引腳上增設昂貴 TransZorb? (瞬態電壓抑制器) 的需要。 LT1330 的工作...
發表于 02-22 13:26 ? 107次 閱讀
LT1330 具 3V 邏輯接口并有一個接收器在停機模式中處于運行狀態的 5V RS232 收發器

LT1130A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

和特點 ESD 保護等級超過 ±10kV(對于 LT1133A、LT1137A 和 LT1141A 為 ±15kV IEC-1000-4-2) 使用小的電容器:0.1μF、0.2μF 在停機 (SHUTDOWN) 模式中電源電流為 1μA 120kBaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kBaud 傳輸速率 (RL = 3k,CL = 1000pF) 與 CMOS 器件相似的低功率 簡易的 PC 布局:直通式架構 堅固型雙極性設計:絕對無閉鎖現象 當關閉或斷電時輸出呈高阻抗狀態 改進的保護能力:RS232 I/O 線路可被強制至 ±30V 而不致受損 輸出過壓不會強迫電流返回到電源中 可提供 SO 封裝和 SSOP 封裝 產品詳情 LT?1130A / LT1140A 系列 RS232 收發器采用了特殊的雙極型結構技術,可在故障情況超過針對 RS232 所規定的限值時保護驅動器和接收器免受損壞。驅動器輸出和接收器輸入可短接至 ±30V,并不會損壞器件或電源發生器。此外,RS232 I/O 引腳能安然承受多次 ±10kV ESD 沖擊。一個先進的驅動器輸出級在驅動重的容性負載時傳輸速率高達 250kbaud。電源電流通常為 12mA,這與 CMOS 器件不相上下。隸屬該系列的一些器件具有靈活的操作模式控制功能。DRIVER DIS...
發表于 02-22 13:26 ? 126次 閱讀
LT1130A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

LT1331 在停機模式中 1 個接收器處于運行狀態的 3V RS562 或 5V/3V RS232 收發器

和特點 RS232 兼容型 3V 操作 3V 邏輯接口 ESD 保護等級超過 ±10kV 120kbaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kbaud 傳輸速率 (RL = 3k,CL = 1000pF) 在停機模式中 1 個低功率接收器處于運行狀態 在停機模式中電源電流為 60μA 低功率驅動器停用模式 使用小的電容器:0.1μF、0.2μF 與 CMOS 器件相似的低功率:60mW 簡易的 PC 布局:直通式架構 堅固型雙極性設計 當關閉或斷電時輸出呈高阻抗狀態 產品詳情 LT?1331 是一款專為 3V 和 3V/5V 混合式系統而設計的 3 驅動器、5 接收器 RS232 收發器。接收器采用 3V 邏輯電源 VL 工作,而內置充電泵和驅動器則依靠 5V 或 3V 電源 VCC 供電運行。該收發器具有兩種停機模式。一種停機模式負責停用驅動器和充電泵,另一種停機模式則用于關斷所有的電路 (除了一個可用于振鈴檢測的低功率接收器之外)。當處于振鈴檢測模式時,VCC 電源可以關斷。當停機時,驅動器和接收器呈現高阻抗輸出狀態。LT1331 完全符合所有的 EIA-RS232 規范 (當 VCC = 5V 時)。如果 VCC = 3V,則輸出驅動電平與所有已知的接口電路相兼容。特殊的雙極型結構技術可在故障情況超過針對 R...
發表于 02-22 13:26 ? 55次 閱讀
LT1331 在停機模式中 1 個接收器處于運行狀態的 3V RS562 或 5V/3V RS232 收發器

LT1280A 采用 0.1μF 電容器的低功率 5V RS232 雙通道驅動器 / 接收器

和特點 10mA 最大電源電流 ESD 保護等級超過 ±10kV 使用小的電容器:0.1μF 120kBaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kBaud 傳輸速率 (RL = 3k,CL = 1000pF) 輸出可承受 ±30V 而不受損 不亞于 CMOS 器件的低功率:40mW 采用單 5V 電源工作 堅固型雙極性設計 當關閉或斷電時輸出呈高阻抗狀態 滿足所有的 RS232 規格要求 可提供帶或不帶停機功能的版本 絕對無閉鎖現象 采用 SO 封裝 產品詳情 LT?1280A / LT1281A 是雙通道 RS232 驅動器 / 接收器對,其具有集成化充電泵,以依靠單 5V 電源產生 RS232 電壓電平。這些電路采用堅固型雙極性設計,以提供同類競爭 CMOS 設計無可比擬的操作故障耐受力和 ESD 保護水平。這些電路僅采用 0.1μF 外部電容器,消耗功率僅為 40mW,其傳輸速率可達 120kbaud,甚至在驅動重的容性負載時也不例外。芯片上的新型 ESD 結構使得 LT1280A / LT1281A 能夠安然承受多次 ±10kV ESD 沖擊,從而免除了在 RS232 線路引腳上增設昂貴 TransZorbs? 的需要。LT1280A / LT1281A 完全符合 EIA RS232 標準。驅動器輸出得到了過載保護,并可短路至地或高達 ±30V...
發表于 02-22 13:26 ? 108次 閱讀
LT1280A 采用 0.1μF 電容器的低功率 5V RS232 雙通道驅動器 / 接收器

LT1080 先進的低功率 5V RS232 雙通道驅動器 / 接收器

和特點 優于 CMOS 器件 改善的速度:傳輸速率超過 120kBaud 改善的保護:輸出可被強制為 ±30V 而不受損 當關閉時三態輸出為高阻抗 僅需 1μF 電容器 絕對無閉鎖現象 不亞于 CMOS 器件的低功率:60mW 能為額外的 RS232 驅動器供電:10mA 停機模式中的電源電流:1μA 采用 SO 封裝 可提供帶或不帶停機功能的版本 產品詳情 LT?1080 / LT1081 是唯一具充電泵的雙通道 RS232 驅動器 / 接收器,以保證絕對無閉鎖現象發生。這些接口優化型器件在 CMOS 的功耗水平和堅固性的實際要求之間提供了真正的平衡。驅動器輸出得到了全面的過載保護,并可短路至 ±30V。與 CMOS 器件不同,LT1080 / LT1081 的先進架構在“器件停機”或電源關閉時并不給信號線施加負載。接收器和 RS232 輸出均被置于一種高阻抗狀態。一個先進的輸出級允許以較高的速度驅動較高的容性負載,并擁有針對 ESD 的優越堅固性。對于需要在一個封裝中集成具充電泵的多達 5 個驅動器和 5 個接收器的應用,請參見 LT1130A 系列的數據手冊。另外,還可提供 LT1080 / LT1081 的一種版本,即:只采用 0.1μF 電容器的 LT1180A 和 LT1181A。凌力爾特 (現隸屬...
發表于 02-22 13:25 ? 138次 閱讀
LT1080 先進的低功率 5V RS232 雙通道驅動器 / 接收器

LT1081 先進的低功率 5V RS232 雙通道驅動器 / 接收器

和特點 優于 CMOS 器件 改善的速度:傳輸速率超過 120kBaud 改善的保護:輸出可被強制為 ±30V 而不受損 當關閉時三態輸出為高阻抗 僅需 1μF 電容器 絕對無閉鎖現象 不亞于 CMOS 器件的低功率:60mW 能為額外的 RS232 驅動器供電:10mA 停機模式中的電源電流:1μA 采用 SO 封裝 產品詳情 LT?1080 / LT1081 是唯一具充電泵的雙通道 RS232 驅動器 / 接收器,以保證絕對無閉鎖現象發生。這些接口優化型器件在 CMOS 的功耗水平和堅固性的實際要求之間提供了真正的平衡。驅動器輸出得到了全面的過載保護,并可短路至 ±30V。與 CMOS 器件不同,LT1080 / LT1081 的先進架構在“器件停機”或電源關閉時并不給信號線施加負載。接收器和 RS232 輸出均被置于一種高阻抗狀態。一個先進的輸出級允許以較高的速度驅動較高的容性負載,并擁有針對 ESD 的優越堅固性。對于需要在一個封裝中集成具充電泵的多達 5 個驅動器和 5 個接收器的應用,請參見 LT1130A 系列的數據手冊。另外,還可提供 LT1080 / LT1081 的一種版本,即:只采用 0.1μF 電容器的 LT1180A 和 LT1181A。凌力爾特 (現隸屬 ADI) 所有的 RS232 IC...
發表于 02-22 13:25 ? 59次 閱讀
LT1081 先進的低功率 5V RS232 雙通道驅動器 / 接收器

LT1139A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

和特點 ESD保護等級超過 ±10kV(對于 LT1133A、LT1137A 和 LT1141A 為 ±15kV IEC-1000-4-2) 使用小的電容器:0.1μF、0.2μF 在停機 (SHUTDOWN) 模式中電源電流為 1μA 120kbaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kbaud 傳輸速率 (RL = 3k,CL = 1000pF) 與 CMOS 器件相似的低功率 簡易的 PC 布局:直通式架構 堅固型雙極性設計:絕對無閉鎖現象 當關閉或斷電時輸出呈高阻抗狀態 改進的保護能力:RS232 I/O 線路可被強制至 ±30V 而不致受損 輸出過壓不會強迫電流返回到電源中 可提供 SO 封裝和 SSOP 封裝 產品詳情 LT?1130A / LT1140A 系列 RS232 收發器采用了特殊的雙極型結構技術,可在故障情況超過針對 RS232 所規定的限值時保護驅動器和接收器免受損壞。驅動器輸出和接收器輸入可短接至 ±30V,并不會損壞器件或電源發生器。此外,RS232 I/O 引腳能安然承受多次 ±10kV ESD 沖擊。一個先進的驅動器輸出級在驅動重的容性負載時傳輸速率高達 250kbaud。電源電流通常為 12mA,這與 CMOS 器件不相上下。隸屬該系列的一些器件具有靈活的操作模式控制功能。DRIVER DISAB...
發表于 02-22 12:24 ? 106次 閱讀
LT1139A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

LT1281A 采用 0.1μF 電容器的低功率 5V RS232 雙通道驅動器 / 接收器

和特點 10mA 最大電源電流 ESD 保護等級超過 ±10kV 使用小的電容器:0.1μF 120kBaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kBaud 傳輸速率 (RL = 3k,CL = 1000pF) 輸出可承受 ±30V 而不受損 不亞于 CMOS 器件的低功率:40mW 采用單 5V 電源工作 堅固型雙極性設計 當關閉或斷電時輸出呈高阻抗狀態 滿足所有的 RS232 規格要求 可提供帶或不帶停機功能的版本 絕對無閉鎖現象 采用 SO 封裝 產品詳情 LT?1280A / LT1281A 是雙通道 RS232 驅動器 / 接收器對,其具有集成化充電泵,以依靠單 5V 電源產生 RS232 電壓電平。這些電路采用堅固型雙極性設計,以提供同類競爭 CMOS 設計無可比擬的操作故障耐受力和 ESD 保護水平。這些電路僅采用 0.1μF 外部電容器,消耗功率僅為 40mW,其傳輸速率可達 120kbaud,甚至在驅動重的容性負載時也不例外。芯片上的新型 ESD 結構使得 LT1280A / LT1281A 能夠安然承受多次 ±10kV ESD 沖擊,從而免除了在 RS232 線路引腳上增設昂貴 TransZorbs? 的需要。LT1280A / LT1281A 完全符合 EIA RS232 標準。驅動器輸出得到了過載保護,并可短路至地或高達 ±30V...
發表于 02-22 12:24 ? 171次 閱讀
LT1281A 采用 0.1μF 電容器的低功率 5V RS232 雙通道驅動器 / 接收器

LT1780 具 ±15V ESD 保護能力的低功率 5V RS232 雙通道驅動器 / 接收器

和特點 10mA 最大電源電流 ESD 保護等級達到 IEC 1000-4-2 Level 4 規格要求 ±15kV 空氣隙放電,±8kV 接觸放電 使用小的電容器:0.1μF 120kBaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kBaud 傳輸速率 (RL = 3k,CL = 1000pF) 輸出可承受 ±30V 而不會受損 與 CMOS 器件相似的低功率:40mW 采用單 5V 電源工作 堅固型雙極性設計 當關閉或斷電時輸出呈高阻抗狀態 滿足所有的 RS232 規格要求 可提供帶或不帶停機功能的器件版本 絕對無閉鎖現象 產品詳情 LT?1780 / LT1781 是雙通道 RS232 驅動器 / 接收器對,其具有集成化充電泵,以依靠單 5V 電源產生 RS232 電壓電平。這些電路僅采用 0.1μF 外部電容器,消耗功率僅為 40mW,其傳輸速率可達 120kbaud,甚至在驅動重的容性負載時也不例外。芯片上的新型 ESD 結構使得 LT1780 / LT1781 能夠按照 IEC 1000-4-2 規格要求安然經受 ±15kV 空氣隙和 ±8kV 接觸 ESD 測試,從而免除了在 RS232 線路引腳上增設昂貴 TransZorbs? 的需要。LT1780 / LT1781 完全符合 EIA RS232 標準。驅動器輸出得到了過載保護,并可短路至地或高達 ±30V 而不受損壞...
發表于 02-22 12:02 ? 267次 閱讀
LT1780 具 ±15V ESD 保護能力的低功率 5V RS232 雙通道驅動器 / 接收器

LT1141A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

和特點 ESD 保護等級超過 ±10kV(對于 LT1133A、LT1137A 和 LT1141A 為 ±15kV IEC-1000-4-2) 使用小的電容器:0.1μF、0.2μF 在停機 (SHUTDOWN) 模式中電源電流為 1μA 120kbaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kbaud 傳輸速率 (RL = 3k,CL = 1000pF) 與 CMOS 器件相似的低功率 簡易的 PC 布局:直通式架構 堅固型雙極性設計:絕對無閉鎖現象 當關閉或斷電時輸出呈高阻抗狀態 改進的保護能力:RS232 I/O 線路可被強制至 ±30V 而不致受損 輸出過壓不會強迫電流返回到電源中 可提供 SO 封裝和 SSOP 封裝 產品詳情 LT?1130A / LT1140A 系列 RS232 收發器采用了特殊的雙極型結構技術,可在故障情況超過針對 RS232 所規定的限值時保護驅動器和接收器免受損壞。驅動器輸出和接收器輸入可短接至 ±30V,并不會損壞器件或電源發生器。此外,RS232 I/O 引腳能安然承受多次 ±10kV ESD 沖擊。一個先進的驅動器輸出級在驅動重的容性負載時傳輸速率高達 250kbaud。電源電流通常為 12mA,這與 CMOS 器件不相上下。隸屬該系列的一些器件具有靈活的操作模式控制功能。DRIVER DISA...
發表于 02-22 12:02 ? 111次 閱讀
LT1141A 采用小電容器的先進低功率 5V RS232 驅動器 / 接收器

LT1342 具 3V 邏輯接口的 5V RS232 收發器

和特點 ESD 保護等級超過 ±10kV 3V 邏輯接口 使用小的電容器:0.1μF、0.2μF 在停機模式中電源電流為 1μA 低功率驅動器停用操作模式 引腳與 LT1137A 相兼容 120kBaud 傳輸速率 (RL = 3k,CL = 2500pF) 250kBaud 傳輸速率 (RL = 3k,CL = 1000pF) 與 CMOS 器件相似的低功率:60mW 采用單 5V 電源和 3V 邏輯電源工作 簡易的 PC 布局:直通式架構 堅固型雙極性設計 當關閉或斷電時輸出呈高阻抗狀態 絕對無閉鎖現象 產品詳情 LT?1342 是一款先進的低功率 3 驅動器、5 接收器 RS232 收發器。LT1342 采用一個 5V電源和一個 3V 邏輯電源工作。接收器輸出可直接連接至 3V 邏輯電路。該芯片具有一個用于將電源電流減小至接近于零的停機引腳。所有的接收器和驅動器在停機期間均呈高阻抗狀態。驅動器停用功能提供了額外的操作模式控制。當驅動器停用 (DRIVER DISABLE) 引腳為高電平時,充電泵和驅動器關斷。接收器在驅動器停用期間繼續工作。芯片上的新型 ESD 結構使得 LT1342 能夠安然承受多次 ±10kV ESD 沖擊,從而免除了在 RS232 線路引腳上增設昂貴 TransZorbs? 的需要。LT1342 完全符合所有的...
發表于 02-22 12:02 ? 131次 閱讀
LT1342 具 3V 邏輯接口的 5V RS232 收發器

LTC1348 3.3V/5V、低功率、RS232、3 驅動器 / 5 接收器收發器

和特點 低電源電流:600μA (在 3.3V) 停機模式中的電源電流:0.2μA 接收器運行模式中的電源電流:15μA ESD 保護等級超過 ±10kV 采用 3V 至 5.5V 單電源供電工作 運行至 120k Baud (使用 0.1μF 跨接電容器) 當電源關斷時三態輸出為高阻抗 輸出過壓不會強制電流返回至電源中 可強制 RS232 I/O 線路至 ±25V 而不造成損壞 直通式架構?????? 產品詳情 LTC?1348 是一款具有非常低電源電流的 3 驅動器 / 5 接收器 RS232 收發器。充電泵只需要 5 個 0.1μF 電容器。當在 3V 至 5.5V 的寬電源范圍內工作時,LTC1348 可提供完整的 RS232 輸出電平。該收發器工作于 4 種模式中的一種:“正常”、“接收器停用”、“接收器運行”和“停機”。在正常或接收器停用模式中,在無負載的情況下,ICC 僅為 600μA (在 3.3V) 和 800μA (在 5V)。在停機模式中,電源電流進一步減小至 0.2μA。在接收器運行模式中,所有 5 個接收器均處于保活狀態,電源電流為 15μA。在停機和接收器運行模式中或電源關斷時,所有的 RS232 輸出均呈高阻抗狀態。在接收器停用模式中或電源關斷時,接收器輸出呈高阻抗狀態。LTC1348 完全符合所有的數據...
發表于 02-22 12:01 ? 192次 閱讀
LTC1348 3.3V/5V、低功率、RS232、3 驅動器 / 5 接收器收發器
ag街机斗三公有假吗 体彩进球彩怎么玩 云南快乐十分前三走势 亿客隆彩票网址 极速快乐十分官网 内蒙古11选5乐选5中了多少钱 河北快三好码推存 幸运农场走势图重庆福彩中心地址 澳洲10定位规律 上海十一运夺金 澳洲幸运10历史数据 网赌BG 百度体彩排列五走势图 英雄联盟视频中心 2021年双色球开奖结果 澳洲幸运5开奖网 香港一尾中特平